在電子學中,若要描述一電路在電壓(或电流)阶跃函数下的反應,可用上昇時間(rise time)表示。上昇時間是信號從特定低準位上昇到特定高準位需要的時間[1],值可以用相對參考輸入的比率[2]或是百分比[3]來表示。在模拟电路中,其較低百分比及較高百分比多半會是輸出阶跃高度的10%及90%(或0.1及0.9)[4]。不過,也常會使用其他的值[5]若是在控制理論中,依照Levine (1996,第158頁),上昇時間定義為「響應從終值的x%上昇到y%所需要的時間」,若是欠阻尼的二階系統,常會以0%至100%的上昇時間為準,若是臨界阻尼系統,則會是5%至95%的,過阻尼系統會是10%到90%的上昇時間[6]。依照Orwiler (1969,第22頁),上昇時間可以用在階躍上昇或是階躍下降的階躍響應,不過階躍下降的場合,有時也會稱是下降時間。[7],
上昇時間是高速電子電路中重要的類比參數,可以量測在高速輸入信號時,系統響應的能力[8]。針對電路、產生器、資料量測及傳輸設備的上昇時間,已有許多的方法可以進行縮減。這些縮減也開始了更高速電子元件或電路的研究,以及研究如何減少電路中的雜散元件(多半是電感及電容)。不過在高速電子學的領域之外,有些應用會希望有較長的上昇時間,例如燈光的調光器,其上昇時間較長會延長燈泡的壽命,或是用數位信號控制類比開關,較長的上昇時間表示流經雜散電容的量會比較少,因此耦合產生的噪音也會比較少。。
針對給定系統的輸出,其上昇時間和輸入信號的上昇時間有關,也和系統特特性有關[9]。
例如,電阻性電路的上昇時間主要會和雜散電容及雜散電感有關。因為所有電路都不只有电路性的元件,也會有電容性或電感性的元件,在負載到達穩態之前,會有電壓及(或)電流的延遲。若是純RC電路,輸出的上昇時間(10%至90%)約是電阻值(單位為歐姆)和電容值(單位為法拉)乘積的2.2倍,2.2 RC[10]。
有關上昇時間,也有其他和Levine (1996,第158頁)不同的定義,偶爾會出現:[11]。這些定義的差異不只是參考準位的不同,也有些有不同的算法。例如有一種上昇時間的定義是考慮階躍函數響應50%時的切線,再繪圖計算和X軸的截距得到上昇時間,偶爾會用到這種定義[12]。另一種定義是由Elmore (1948,第57頁)引入[13],用到概率论及统计学的概念。考慮階躍響應 V(t),重新定義傳播延遲 tD為一次导数V′(t)的矩,也就是
最後,用以下的二次矩來定義上昇時間tr
此章節的目的是計算一些簡單系統階躍響應的上昇時間。
系統具有高斯響應的條件是其頻率響應特徵如下
其中σ > 0為常數[14],和高截止頻率有以下的關係:
即使這類的頻率響應無法用因果濾波器實現[15]。其用途是因為其系統特性可以用多個一級低通滤波器級聯連結而得,其精度會隨著個數增加而變好[16]。對應的冲激响应可以用频率响应的反傅里叶变换計算而得。
直接代入階躍響應的定義
為了要確認系統由10%上昇到90%需要的時間,需要求解以下方程:
利用误差函数的定義,可以找到t = - t1 = t2的數值,因為tr = t2 - t1 = 2t,
因此
- [17]
針對一階低通RC電路[18],10%至90%的上昇時間和網路時間常數τ = RC成正比:
比例常數可以用輸入信號為V0的阶跃函数時,系統的阶跃反應而得:
求解時間
最後可得
而t1及t2滿足以下條件
求解方程可得t1和t2的解析式
上昇時間和時間常數成正比[19]:
另外,根據
則
因為上截止頻率等於頻寬
- [17]
另外,若考慮20%至80%的上昇時間,tr會變成:
等於一個簡單的一階低通RL電路,其10%至90%的上昇時間和電路時間常數τ = L⁄R成正比。其和RC電路的差異只在於不同電路中時間常數τ的表示方式不同。因此可得到下式
根據Levine (1996,第158頁),控制系統中欠阻尼系統的上昇時間定義為輸出從0%到達終值100%的時間[6]。二階欠阻尼系統的上昇時間如下[20]:
沒有零點的二階系統,其階躍響應下的正規上昇時間可以二次函数近似如下:
中ζ是阻尼比,ω0是電路的自然頻率。
考慮n個非交聯的級聯模組組成的系統,每一個的上昇時間為tri, i = 1,...,n,其階躍響應沒有过冲,假設第一個模組的輸入信號的上昇時間為trS.[21]。其輸出的上昇時間tr0為
依照Valley & Wallman (1948,第77–78頁),此結果可以用中心极限定理來說明,已由Wallman (1950)證明[22][23]。此問題的詳細分析可以參考Petitt & McWhorter (1961,§4–9, pp. 107–115),[24],他指出Elmore (1948)是第一個用比較嚴謹的基礎證明上述公式的人[25]。