中文
Sign in
AI tools
热门问题
时间线
聊天
Loading AI tools
全部
文章
字典
引用
地图
burst buffer
来自维基百科,自由的百科全书
Found in articles
缓冲器
burst
buffer
)的形式實現,以提供分散式緩衝服務。 缓冲区通常通过在内存中实现队列(或先進先出演算法)算法来调整时间,同时以一种速率将数据写入队列并以另一种速率读取数据。 缓冲区溢出 缓冲区欠载(英语:
Buffer
underrun) 環形緩衝區 磁盘缓存
DDR SDRAM
公司的XDR DRAM 。DDR3 SDRAM是一個新的標準,提供更高的性能和新功能。 DDR 預取緩衝器(prefetch
buffer
)深度為2位元,而DDR2採用4位元。雖然DDR2的時鐘速率高於DDR,但整體性能並沒有提升,主要是由於DDR2高延遲(high
Nehalem微架構
Core i7。 Intel在Pentium 4時代也使用過“Nehalem”的代號,該代號曾使用於Net
Burst
微架構的10Ghz版本之Pentium 4微處理器,後來改計劃取消。Nehalem微架構儘管與Netburst架構不是同一個時代的產物,但是兩者
DDR4 SDRAM
SDRAM的400MHz~1066MHz提升至DDR4 SDRAM的800至1600MHz,不過I/O
Buffer
預取仍和DDR3一樣維持8n倍率。由於DDR4記憶體的預取沒有變動,僅以拉升運作時脈來提升傳輸率、傳輸延時也較高,而恰恰初面世時DDR4的運作時
英特尔微处理器列表
Level Shifter and High Voltage Clock Driver) 3212——多态闩锁缓冲器(Multimode Latch
Buffer
) 3214——中断控制单元 3216——并联逆变双向总线驱动器(Parallel, Inverting Bi-Directional Bus Driver)