中文
Sign in
AI tools
热门问题
时间线
聊天
Loading AI tools
全部
文章
字典
引用
地图
Self clocking
来自维基百科,自由的百科全书
Found in articles
乘法器
A.9 (pages A-39 through A-49). Multiplier Designs targeted at FPGAs
Self
-
clocking
Multiplier using TTL Binary Multiplier circuit using Half -Adders and
三阶高密度双极性码
服AMI码的缺点而出现的,具有能量分散,抗破坏性强等特点。 HDB3码基于AMI码。在AMI码中,连续的二进制零序列会使得编码的自时钟(
self
-
clocking
)信息丢失。为了避免这种情况的发生HDB3码将AMI码中四个连续的二进制0使用违反AMI码规定的极性的脉冲(+1或-1)来取代。
快速单通量量子
consumption):比CMOS电路低大约10万倍(不考虑冷却) 现有芯片制造技术可适用于制造RSFQ电路 良好的制造变化耐受性 RSFQ电路本质上是自我计时(英语:
Self
clocking
),这使异步设计更实用。 需要低温冷却。传统上这已通过低温液体实现,诸如液氮和液氦。最近来说,如脉管制冷机(英语:Pulse tube