AMD 10h處理器家族[1]是美國超威半導體(AMD,超微半導體)研發並推出市場的一代中央處理器微架構,舊稱為K10。[2]在K10微架構尚未推出前,曾有媒體報導K10為已取消的計劃[3],其後超微發言人否認此說法,宣佈K10將是AMD K8產品(Athlon 64、Opteron、Sempron 64等)的後繼者,沒有K9微架構的說法。最終基於K10微架構的皓龍(Opteron)處理器的工程樣品於2007年早期曝光,2007年9月10日K10架構的首發產品——超微皓龍推出市場,其後在同年11月11日上市的是超威飛龍(AMD Phenom)——超威處理器系列的新品牌。後來超微也由K10衍生出一些姊妹版和改進版微架構,如Turion/Turion 64(11h)、Fusion(12h)等,直至超微推出Bulldozer微架構一年之後,由於Bulldozer架構的效能表現不如人意,基於K10架構改進版的部分型號的處理器到2012年時仍有生產。[4][5]
產品化 | 2007年年底至今 |
---|---|
推出公司 | 超微半導體(AMD) |
設計團隊 | 超微半導體(AMD) |
生產商 | |
指令集架構 | AMD64/x86-64、x86、MMX、3DNow!、SSE(1、2、3、4a)、NX bit、AMD-V等 |
製作工藝/製程 | 65納米 至 45納米(Phenom II、Athlon II等) 40納米(C、E系列APU) 32納米(A系列APU) |
核心數量 | 1至12個 |
一級快取 | 每核心128KB(64KB指令+64KB資料) |
二級快取 | 每核心512KB~1MB |
三級快取 | 所有核心共用最多12MB |
CPU主頻範圍 | 1700 MHz 至 3700 MHz |
HyperTransport速率 | 1000 MHz 至 2600 MHz |
CPU插座 | |
應用平台 | 個人電腦、伺服器、工作站、流動電腦、超級計算機 |
核心代號 |
|
使用的處理器型號 | |
上代產品 | K8 K8L或K9(已取消) |
繼任產品 | Bulldozer |
命名
最初AMD 10h被認為叫做K8L。這個"K8L"最早來自Charlie Demerjian在The Inquirer上發佈的一篇傳聞[6]上面提到K10遭到取消,AMD將改為發佈K8L。直到2013年,仍有媒體認為超微所謂的『K10』實際上是『K8L』。[7]
在一個採訪中[8], Giuseppe Amato確認「AMD下一代處理器技術」的代號為K10。
最初的K10架構的處理器使用65納米製程,後來提升到45納米製程並進行了不少的改進,使升級後的K10架構效能的大幅提升,也使得一些IT媒體會把使用45納米製程的K10稱為「K10.5架構」[9],但超微官方仍將其歸為K10架構而且架構系列號仍為10h[10],也沒有K10.5一說。然而,同樣基於AMD 10h架構改進並衍生出的AMD Fusion計劃中,A系列APU使用的CPU部分,超微官方的微架構系列號卻變為12h,部分識別處理器和晶片組的檢測軟件更將此類處理器的架構識別為「AMD K12」,同樣的情況也出現在Turion 64(11h)上。[11]
微架構特性
2006年超微技術分析日上,宣佈使用持續電晶體改良(CTI)與共用電晶體技術(STT)引入矽鍺絕緣(SGoI)的65納米SOI製程來製造K10架構(包括Turion/Turion 64在內,架構系列號為11h)的處理器晶片,以縮小其晶片面積和降低處理器的耗電量[12][13][14]。
2008年開始,在國際商業機器(IBM)的協助下,超微匯入45納米SOI Ultra-LKMG 製程,但仍未使用HKMG技術,主要用於生產Phenom II系列、Athlon II系列的處理器。[15]2010年,由超微晶片製造事業部拆分出來的格羅方德(GlobalFoundries)開始匯入32納米SOI HKMG製程,來製造架構系列號為12h的處理器製品,主要是A/E2系列Fusion APU和Athlon II X4/X2系列部分型號;部分型號則使用台積電的40納米製程,主要是C/E系列Fusion APU。[16]
伺服器等級的產品使用LGA封裝的Socket F或是Socket F+(1207個觸點),向下相容與舊有的Socket F平台。桌上型的晶片使用PGA封裝的Socket AM2或是Socket AM2+,相容於舊有的Socket AM2平台,而Quad FX平台的Phenom FX則採用Socket F插座[17]。
原本伺服器平台會推出使用Socket G3(1305針腳)的處理器,然而,2009年超微推出45納米版K10以後,為支援DDR3記憶體,企業級處理器仍為LGA封裝但改用Socket G34和Socket C32插座,不向下相容於舊平台,原Socket G3也被取消。桌上型在2009年後則改用PGA封裝的Socket AM3,主機板上有941個腳位,處理器上則有938個針腳,但舊有的Socket AM2/AM2+的處理器不能相容於新插座,因為舊處理器上的940個針腳的排布與Socket AM3的941個腳位排布不相容,但是Socket AM3的處理器是可以相容於舊有的Socket AM2/AM2+插座,只是HT總線頻寬會有所降低。[18][19]
超微沒使用類似英特爾的超線程技術實現多線程,仍然繼續使用多核心來實現多線程,此時對手英特爾的Core微架構同樣也是晶片級多線程的設計。K10微架構一開始就是原生四核心的設計。對手英特爾的Core微架構的核心設計是原生雙核心,四核心的產品是透過多晶片模組(MCM)來實現。[20][21]但超微這種原生四核心的線路複雜度要比原生雙核心的要高得多。對手英特爾則在2008年末推出的Nehalem微架構,採用的則是處理器模組化設計,把處理器核心、電源管理、記憶體控制器、總線控制器等全部模組化,以降低多核心處理器的設計難度。[22]
沿用超傳輸(HyperTransport,或稱HT總線)點對點串列匯流排,共8個節點,規格升級為3.0,預設運作時脈2600MHz,單向資料吞吐量為5.2GT/s。HyperTransport 3.0可以向下相容於HT 2.0和HT 1.0,以犧牲傳送效能為代價。[21]對手英特爾在2008年末的Nehalem微架構也使用了和HT總線類似的QPI(Quick Path Interface,快速通道介面)總線。[17][23]
K8系列的處理器內建記憶體控制器,可增進記憶體效能的同時對記憶體延遲有較高要求,高延遲將會降低效能。DDR2 RAM相較於DDR RAM的延遲更大,是由於內部驅動時間是時脈的1/4,是DDR的1/2時間,然而指令速度相對較快的DDR2也產生了其他降低延遲的功能(像是附加延遲),只比較CAS延遲就不完善了,像是Socket AM2處理器的記憶體效能與Socket 939平台使用DDR400的效能相似。K10處理器也延續了這個特性,支援高達1066MHz的DDR2 SDRAM。[17][24]後來45納米版K10,支援最高1600MHz的DDR3記憶體,同時保留對DDR2記憶體的支援。消費級和企業級的處理器均支援ECC記憶體,[21]企業級處理器還支援FB-DIMM。
無論是DDR2時代還是DDR3時代,在K10架構上(包括10h、11h和12h),處理器上有兩個獨立的記憶體控制器,對應每通道一個控制器。舊有的K8架構處理器雖支援雙通道記憶體但只有一個記憶體控制器。K8的模式是1*128位元模式,亦稱為Ganged Mode(對稱雙通道)。而K10架構的核心是2*64位元模式,亦稱為Unganged Mode(不對稱雙通道)。超微稱後者由於使用了較多的Banks,所以記憶體效能實際上提升了10%,和不少的媒體的效能測評結果無太大區別。由於擁有兩個記憶體控制器,處理器對記憶體的相容性更佳,即使用不同廠家的記憶體,用家可在BIOS中針對不同的記憶體調整其參數。[25] 這兩個獨立的64位元記憶體控制器,每個有自己訂定地址。在重度隨機記憶體存取的多線程環境下能夠更有效率應用頻寬。此動作相對於之前的「交錯式」設計,兩個64位元資料是統一地址空間的。[21]
- DRAM預取(以供緩衝讀取)
- 緩衝過的爆發回寫(writeback)到RAM以減少衝突
- 48位元記憶體定址線,能夠提供256TiB記憶體子系統
- 記憶體鏡射,支援數據毒藥與增強型RAS
一級快取,每核心的指令快取和資料快取均維持64KB,每核心共計每核心128KB。二級快取為512KB每核心,而A系列APU(12h)中則擴增至1MB每核心,採用共用觀察替換機制。伺服器型號和部分高階型號具有三級快取,65納米版K10為32路2MB,所有核心共用,而到了45納米版K10(首發「Shanghai」核心),則擴增至6MB。[21][26]
- 縮短存取延時
- 讀入重新編排與改進預測機制,能夠加倍提升CPU的讀取負載以增進處理器在科學與高效能運算作業的運算能力
- 支援在其他存取作業前再排序
- 預取可直接進入一級快取而不是從L3至L2至L1那樣逐級進入
- 更大的轉譯後備緩衝器(TLB)架構,支援1GiB大分頁入口與新的128路的2MiB分頁TLB
45納米版本的K10上,Phenom II還加入了更多的改進優化,如記憶體存取優化、平衡智能快取、AMD預取技術等,旨在提升每時鐘週期的執行指令數量(IPC)。[16]還降低三級快取和二級快取的存取延時,旨在提升多線程效能。[26]
K10架構支援英特爾授權的MMX、SSE(1、2、3)等指令集,支援超微獨有的3DNow!、Enhanced MMX、MisAligned SSE、NX-bit等指令集。新增超微獨有的SSE4a指令集:包含監視位移指令 EXTRQ、INSERTQ 及無向量流線儲存指令 MOVNTSD、MOVNTSS;新增位元處理指令LZCNT和POPCNT。
支援不整齊的SSE讀取執行指令(通常需要16位元組的長度)[27]
SSE128:寬度為128位元的SSE單元,每顆核心中的SSE執行單元寬度較K8的加倍,相應地還加寬L1資料快取介面頻寬,允許一次讀取兩個128位元寬度(K8一次能讀取兩個64位元寬度)
每個處理器核心和記憶體控制器的電源管理單元是獨立的,能夠提供更有效率的電源管理,最初超微命名為「動態獨立核心控制」(DICE)或「雙動態電源管理」,而現在改為增強型PowerNow!,允許各核心與記憶體控制器動態的調整功率需求[28],這種電源管理方式坊間又俗稱「雙面供電」。但這種供電方式對主機板的供電模組要求較高,因為若需要獲得更佳的效能與能耗比,記憶體控制器部分需要獨立供電單元,與處理器核心的供電單元需要分開,亦即一些主機板上所稱的「N+M相」供電(N相為處理器核心供電,M相為記憶體控制器供電)。
電源管理支援Cool 'n' Quiet 2.0(涼又靜,後期K10.5/12h升級為CnQ3.0)技術,提供5個P-States(電源狀態),每個狀態均有一個對應電壓(VID)和對應時脈(FID),根據不同的負載需要調整電壓和時脈,每核心獨立調整。[21]K10.5和12h的Cool'n'Quiet 3.0更支援HT總線的電壓調整和更多的電源狀態支援,而且電壓、時脈的調整改為基於整塊處理器的負載水平,除此以外還提供更好的待機功耗控制、快取電源管理、相容Energy Star 5.0節能技術,減少休眠狀態下近一半的電能消耗。[29]
6核心版本的K10以及12h的Thuban/Zosma/Llano核心(Phenom II X6 1000T/X4 900T系列、Fusion APU A8/A6/A4/E2系列)還仿效英特爾的Nehalem架構,引入動態超頻技術——TurboCore,允許在處理器不超過熱設計功耗的情況下根據處理器的負載程度,對處理器中一半數量的核心進行動態超頻,並降低閒置核心的時脈和電壓。
熱設計功耗從17瓦一路涵蓋至140瓦,包括K10/11h/12h的製品。
AMD為K10架構的處理器推出了新的AMD 700晶片組系列,並且與超微自家的ATI Radeon HD 3000系列顯示卡和K10架構處理器組成「蜘蛛」(Spider)3A平台。後來45納米版Phenom II處理器推出時,AMD 800晶片組系列也順勢推出,基於700晶片組系列改進優化,並與Phenom II處理器、ATI Radeon HD 4000系列顯示卡組成「龍」(Dragon)3A平台。超微還為自己的平台推出了軟超頻軟件:AMD OverDrive和AMD Fusion。[30]
超微在併購ATI以後,2006年10月25日宣佈了「Fusion」計劃,在處理器上內建圖形處理器,兩者整合至一塊晶片上並以CrossBar連結,共用記憶體控制器(但仍非統一定址空間),圖形處理核心除了可進行圖形處理外還可透過OpenCL等異構運算介面進行協同運算。除了顯示核心以外,還將北橋的絕大部分移到處理器晶片上,像是PCI-E控制器等。
歷史資料
2003年的時候,AMD在一些會議中(像是「2003微處理器討論區」)大略規劃出K8之後的下一代處理器的功能,[31]),而下一代的處理器大略的功能特性如下:
- 線程架構
- 晶片級多處理器
- 大規模多處理器系統
- 運作於10 GHz頻率
- 大發射數的超純量亂序執行核心
- 更大的快取
- 媒體/向量處理擴充
- 分支和預存取
- 安全與虛擬化
- 強化分支預測
- 動靜態電源管理
但是在2006年的時候,有些原本規劃的功能被取消,像是超高的運作時脈,因為熱量限制而取消。而其他部分也沒有實作,像是「線程架構」[來源請求]。
在2006年4月13日,AMD執行副總裁兼推廣及銷售首席長 Henri Richard 在訪談時承認[32]了新的微架構是存在的。
而2006年6月,AMD執行副總裁 Henri Richard 接受了 DigiTimes 的訪談:
“ | Q: 在未來的 3~4 年,你們 AMD 處理器的技術發展方向是怎樣的呢?
A:好的,跟 Dirk Meyer 在分析師會議上所說的一樣,我們並沒有停滯不前。我們已經談過在 2007 年推出 K8 的整頓架構,它會大大改良處理器的不同方面的效能,包括整數效能、浮點效能、記憶體頻寬、互連等。你知道這個平台還有很多人正在努力 (still a lot of legs under it),但我們不會停下來,我們還在研發下一代核心。它的詳情如何,我現在還不能告訴你,但重要的是我們清清楚楚地表明這場比賽是兩匹馬的比賽。你也知道,有時候馬只是帶出一點點,局面就會扭轉,但要緊的是有一場龍爭虎鬥。 |
” |
——AMD執行副總裁 Henri Richard,來源:DigiTimes 的訪談[33] |
在2006年7月21日,AMD總裁及首席行政總裁(COO)Dirk Meyer 與高階副總裁 Marty Seyer 證實了新架構 Revision H微處理器的發表日定在2007年年中;此架構的四核心處理器會應用到伺服器、工作站及高階桌上電腦,而雙核心的版本則主打消費市場。部分在2007鋪貨、 Revision H Opteron 的 TDP 為 68 W。
2006年8月15日,AMD 發佈了第一顆 Socket F(即 Socket 1207)介面的雙核Opteron處理器,並同時宣佈四核Opteron處理器已經達到最終設計階段(tape-out)。接下來是測試和檢驗階段,再過幾個月就開始生產工程樣本(Sampling)。[34]
在2006年11月,部分報導流出了桌上型的代號為Agena,Agena FX,[35]這些核心的時脈從2.4 GHz - 2.9 GHz 不等,單一核心擁有512 KiB L2 快取,單顆CPU有2 MiB L3 快取,使用 HyperTransport 3.0,TDP 為 125 W。[17]而最近的報導指出以該架構為基礎的整塊性核心Spica與具備L3快取的雙核心Kuma,還有沒L3的Rana也都被證實存在。[35][36]
在2006年12月14日的2006 AMD 分析日,AMD發表伺服器、桌上型及可攜型處理器的產品生命期。[37]在伺服器方面,AMD將發表兩種基於提供多路架構的Barcelona與一路的Budapest處理器[37]。桌上型將完全改變所有處理器的生產線。65納米製程的整塊性核心"Lima"處理器將在2007年Q1出現,而Sparta是目前65納米Sempron的製程更新將在2007年Q2問世,HyperTransport 3.0 與 Socket AM2+也將發佈,其特別設計為上述使用四核心桌上型處理器系列,與在那之後命名慣例會從市名改成星座名,就像Agena。此外,AMD Quad FX 平台及其後繼將會提供高階雙處理器版本的晶片Agena FX[35],以更新 AMD Quad FX 平台。作為伺服器晶片Barcelona,新的桌上型四核心系列將會提供共用L3快取、128-bit浮點單元與先進的微架構。Agena提供給桌上型平台的原生四核心處理器。Kuma則是此架構的雙核心處理器,將在第三季出現。而Rana是沒有L3快取的雙核心處理器將在年底問世。[35]
高階的K10桌上型微處理器將不再使用Athlon名稱,會以Phenom的姿態出現。 [38]。而沒有L3快取的Rana低階處理器將會繼續使用Athlon 64 X2的名稱。[39]
型號表格請參閱AMD Phenom、AMD Opteron。 目前K10產品則有兩代,一代為65nm製程的Phenom,Athlon 7XXX系列,第二代則為45nm製程的 Athlon II系列和Phenom II系列。
根據報導在四月初將會出現一系列擁有較低TDP(45W)的型號,[40],且越來越多的資訊指出即將推出的晶片Montreal[41]採用多晶片模組(MCM)技術將兩個"Shanghai"核心封裝成高達12MiB L3快取的版本[42],官方仍稱K10架構,而坊間代號則為AMD K10.5。[9]
太平洋電腦網的一篇報導指出,Phenom II還對STARS核心進行了改進(該架構被稱為K10.5)。[43]
在2006年9月30日,AMD第一次公開現場展示原生四核心處理器Barcelona執行於Windows Server 2003 64-bit Edition。[44]AMD聲稱比Intel Xeon 5355多出70%的效能增進[45]。更多關於這第一版的次世代AMD微處理器,包括時脈等設計細節也能夠在網絡上看到。[46][47]
在2007年1月24日,AMD的執行部副總裁Randy Allen聲明在現實測試中,各式各樣的壓力測試,Barcelona能夠提供Intel Xeon Clovertown的二路四核心處理器多出約40%的效能。[48]在相同時脈下,該核心的浮點運算效能預期可提供K8系列的1.8倍[49]。
由於相似的時間表造成相似的微架構,以至於可攜型平台的低功耗晶片的焦點與小型化尺寸的特點變的相似。此為架構將包含可攜式平台的獨特功能,像是以可攜式平台作最佳化的crossbar switch、記憶體控制器、包含電源管理的HyperTransport 3.0,及其他林林總總。此時AMD簡單的稱它為「新的可攜型核心」(New Mobile Core),而並沒有給它特定的內部代號。
在2006年12月的分析日,執行部副總裁Marty Seyer發表新的可攜型的核心「Griffin」,將在2008年正式鋪貨。[50]
2009年末開始,超微推出了「Fusion」計劃的產品,基於K10架構,但整合圖形處理器和北橋。主攻桌上型整合平台、HTPC、手提電腦等領域。
在2007年底到2008年 第二季,將會改成 45 nm 製程製造此核心[51],而且加強 FB-DIMM 支援、直接連接架構 2.0(Direct Connect Architecture)、加強 RAS、還有一些其他的加強。這個平台也會加入虛擬化 I/O技術、PCI Express 2.0、10 Gbit NIC、更大的快取及其他東西。
然而,該報導也暗示由於 FB-DIMM 的用戶不多,將會從未來產品線中移除支援[52][53]。並且,FB-DIMM的未來會不會變成工業標準也是問題。
最近的 The Inquirer 已證實了時間表。根據報導,會有三種核心出現:第一個是 Barcelona ,在2007年Q2鋪貨,搭載着新的微架構,但是使用舊的 HyperTransport 2.0 連結介面;另一個是提供給單一 Socket AM2+或 AM3插槽的 Budapest,使用 HyperTransport 3.0;最後是小改版伺服器CPU的 Shanghai,使用 45 nm 製程[54],搭載 HyperTransport 3.0 與 DDR3 記憶體,將在2008年舖貨。[55]
在 2008年,AMD將會引入 Deneb FX來更新 AMD Quad FX 平台,在主流平台則是提供 Deneb。而 Kuma 與 Rana 在低階市場也將會被 Propos 與 Regor 取代。Socket AM2+是在2006年底訂定的規格,與AM3的腳位相同,不過由於代號區分,所以下一代支援 DDR3 的腳位是 AM3。[56]
效能表現
由於超微原生四核心處理器的設計過於複雜,以及製程技術所限,造成早期4核心的Phenom處理器的效能不如預期,也不如對手英特爾的非原生四核心的製品,發熱量表現也不盡人意。[15]
為對付英特爾的雙核心處理器,超微除了繼續Athlon X2、Athlon 64 X2的生產(但架構更新為K10)以外,還推出了對手所沒有的三核心x86處理器(儘管三核心PowerPC處理器早在XBox 360上已出現),命名為Phenom X3,儘管發熱量和功耗水平與對手存在差距,但其效能表現比對手的旗艦級雙核處理器要更優勝。[15]
K10架構初期除了效能沒達到預期以外,B2/BA步進的製品還被爆出轉譯後備緩衝器有瑕疵,即TLB BUG。這個硬件電路的BUG使得K10架構處理器無法順利提升時脈而無法推出更高時脈的處理器,而且在某些較重的資料負載中會出現程式出錯甚至宕機,影響系統穩定性。為解決問題,超微發佈了新版BIOS進行軟件修復(實際上是停用TLB),但這樣做使得原本不佳的效能更差(降低約10%至30%的效能,B2步進的Phenom 2.3GHz只等於B3步進的2.0GHz)。後來不久超微推出了B3步進的製品,修正硬件電路BUG,其製品型號也有所變更,以增加消費者購入的信心。[15][57][58]
除了TLB BUG以外,早期K10架構的處理器製品在液氮冷卻環境下還會停止工作,被稱為Cold BUG,這個BUG使得早期K10架構的處理器無法用極端的冷卻手段進行極限超頻。直到45納米版本Phenom II才修正了這個BUG。[15]
超微除了推出鎖定倍頻的處理器以外,還延續了K8時代推出的Athlon 64 X2 5000+Black Edition(黑盒版)不鎖定倍頻的規矩,推出了不鎖倍頻的黑盒版處理器。[15]如AMD Phenom X4 9950 Black Edition以及後來的AMD Phenom II X4 955 Black Edition。
超微三核心的和部分雙核心的處理器實際上是由原來四核心晶片中遮蔽有瑕疵的核心來獲得的,部分三核心/雙核心的處理器在支援ACC(Advanced Clock Calibration)進階時鐘校準功能的主機板上有可能開啟被封鎖的核心。[15][59]
以初期的K10架構為例,由於超微的四核心處理器在生產過程中,有一部分生產出來的晶片達不到技術規格要求,如快取有瑕疵、部分核心的時脈無法往上提升等,一級/二級快取或核心有瑕疵的,就將問題核心遮蔽,僅三級快取有問題的,就遮蔽三級快取,這樣一來就有了原生四核心架構的雙核心和三核心並帶三級快取或是不帶三級快取的處理器,降低型號和售價並推出市場。[60][61][62][63][64][65]
而超微推出的700系列晶片組中,為提升系統穩定性(特別是超頻以後),在南橋晶片(SB710、SB750)上新增了「進階時鐘頻率校準」(ACC,進階時鐘校準)特性,可以使南橋晶片直接連通處理器。但是這個功能被一些PC玩家發現,一顆較低階的AMD Athlon雙核心處理器(K10架構)或Phenom三核心處理器(後來的Phenom II和AthlonII上也是),在一些主機板的BIOS上,適當調整ACC的參數設置後重啟發現處理器核心數變為四核心而且型號不可識別(但有部分型號例外),也有部分CPU操作後核心數量不變但多出三級快取。這個特性隨後便被公之於眾,亦即「開核」。[62][66]開核使得AMD的一些低階處理器變得極具性價比,但是伴隨而來的是隨時都有可能發生的系統不穩定和宕機,畢竟被封鎖的部分是有瑕疵的,而且相當注意處理器生產出廠週期和編號,對主機板要求也頗高。[63][64][67]後來的800系列晶片組,超微將ACC功能內建於北橋晶片並改為全自動控制,儘管如此但一些有實力的主機板廠商仍能開發出基於800晶片組系列的開核設置。
下一代微架構
AMD將在2009年開始試產下一代處理器核心架構Bulldozer,AMD宣稱這將是有史以來效能最高的單線程和多線程核心架構,每瓦效能可達到現行K10核心架構的1.3到2.0倍。
超微在發佈Thuban核心的處理器(Phenom II X6 1000T/900T系列)以後基本停止了K10架構的後續發展,轉而專注於Bulldozer微架構的發展,高階效能型、伺服器處理器全面改用Bulldozer架構。
對於主流型和入門型的處理器,早期Fusion APU家族處理器的CPU核心仍會使用基於K10架構改進的版本並整合AMD Radeon HD圖形處理器。2012年以後,K10的產品將會完全停產,主流市場和入門市場的Fusion APU以後將陸續棄用K10而改用基於Bulldozer架構修改的處理器核心。
參見
媒體討論
Note: These media discussions are sorted by dates of publishing in ascending orders.
- AMD CTO speaks about future AMD technologies. AnandTech. 2005-10-14 [2007-05-08]. (原始內容存檔於2007-04-06).
- AMD outlines Future Goals (mostly non-specific at this time). TechReport. 2005-10-17 [2007-05-08]. (原始內容存檔於2006-12-30).
- AMD eyes Z-RAM for dense caches. CNet News.com. 2006-01-20 [2007-05-08]. (原始內容存檔於2013-01-02).
- AMD licenses Z-RAM. SlashDot. 2006-01-21 [2020-09-25]. (原始內容存檔於2019-09-19).
- AMD's K8L to double FPU units in 2007. Geek.com. 2006-02-24 [2007-05-08]. (原始內容存檔於2006-12-17).
- Rev G. and H. AMD64 chips Preliminary information. The Inquirer. 2006-03-03 [2007-05-08]. (原始內容存檔於2006-03-12).
- Interview with Henri Richard (Part 2). DigiTimes. 2006-03-14 [2007-05-08]. (原始內容存檔於2008-11-21).
- AMD demonstrates Hardware Coprocessor Offload. LinuxElectrons. 2006-03-20 [2007-05-08]. (原始內容存檔於2006-10-21).
- Implementation of FPGA through coherent HTT. The Inquirer. 2006-03-26 [2007-05-08]. (原始內容存檔於2016-01-12).
- AMD's K8L 65 nm core due H1 07. Reg Hardware. 2006-04-04 [2007-05-08]. (原始內容存檔於2007-05-24).
- An AMD Update: Fab 36 Begins Shipments, Planning for 65 nm and AM2 Performance. AnandTech. 2006-04-04 [2007-05-08]. (原始內容存檔於2007-04-06).
- Fab36 substantially converted to 65 nm by mid-2007. AnandTech. 2006-04-04 [2007-05-08]. (原始內容存檔於2007-04-06).
- AMD shows off details of K8L. The Inquirer. 2006-05-16 [2007-05-08]. (原始內容存檔於2007-09-06).
- AMD's K8L and 4x4 Preview. RealWorldtech. 2006-06-02 [2007-05-08]. (原始內容存檔於2007-05-15).
- AMD K8L and 4X4 Technologies. ArsTechnica. 2006-06-02 [2007-05-08]. (原始內容存檔於2007-09-30).
- AMD Quad-Core K8L & 4x4 Details. Pure OverClock. 2006-06-03 [2007-05-08]. (原始內容存檔於2012-02-09).
- Socket AM2 Forward Compatible With AM3 CPUs. DailyTech. 2006-07-06 [2007-05-08]. (原始內容存檔於2007-06-08).
- K8L on schedule, due for release as early as Q1 07. The Inquirer. 2006-07-11 [2007-05-08]. (原始內容存檔於2007-09-06).
- GNU binutils support for the new K10 instructions. SourceWare.org. 2006-07-13 [2007-05-08]. (原始內容存檔於2007-09-26).
- AMD Executives Confirm K8L to Arrive in Mid-2007. X-bit labs. 2006-07-21 [2007-05-08]. (原始內容存檔於2006-11-26).
- AMD To Demo K8L By Year End. moneycontrol.com. 2006-07-23 [2007-05-08]. (原始內容存檔於2007-08-18).
- AMD intros new Opterons and promises 68 W quad-core CPUs. tgdaily.com. 2006-08-15 [2007-05-08]. (原始內容存檔於2006-08-21).
- Next-Generation AMD Opteron Paves The Way For Quad-Core. crn.com. 2006-08-15 [2007-05-08]. (原始內容存檔於2012-02-06).
- AMD's Next Generation Microarchitecture Preview: from K8 to K8L. X-bit labs. 2006-08-21 [2007-05-08]. (原始內容存檔於2006-08-27).
- AMD quad cores: the whole story unfolded. The Inquirer. 2006-09-16 [2007-05-08]. (原始內容存檔於2007-05-19).
- AMD reinvents the x86. InfoWorld. 2007-02-07 [2007-05-08]. (原始內容存檔於2008-12-07).
參考資料
外部連結
Wikiwand in your browser!
Seamless Wikipedia browsing. On steroids.
Every time you click a link to Wikipedia, Wiktionary or Wikiquote in your browser's search results, it will show the modern Wikiwand interface.
Wikiwand extension is a five stars, simple, with minimum permission required to keep your browsing private, safe and transparent.