Najlepsze pytania
Chronologia
Czat
Perspektywa

Pętla synchronizacji fazy

Z Wikipedii, wolnej encyklopedii

Remove ads
Remove ads

Pętla synchronizacji fazy, pętla sprzężenia fazowego, PLL (ang. Phase Locked Loop) – układ elektroniczny działający na zasadzie sprzężenia zwrotnego, służący do automatycznej regulacji częstotliwości. Stosowana jest najczęściej w syntezerach częstotliwości heterodyny w odbiornikach radiowych i telewizyjnych oraz w generatorach częstotliwości wzorcowych i powielaczach częstotliwości. Ponadto może być stosowana do generacji sygnału referencyjnego przy demodulacji sygnałów FM i AM.

Układy PLL są znane od dawna, jednak praktyczne ich zastosowanie stało się możliwe dopiero po rozpowszechnieniu techniki monolitycznych układów scalonych. Układy PLL początkowo były stosowane jedynie do synchronizowania przebiegu generatora z przebiegiem wejściowym. Jednak z czasem zakres ich zastosowań rozszerzył się. Okazało się, że układy PLL mogą być używane nie tylko do synchronizacji, ale również do przemiany częstotliwości, tj. w układach modulacji i demodulacji AM, FM i PM, w syntezerach częstotliwości, w powielaczach i dzielnikach częstotliwości, w dekoderach sygnały stereofonicznego, w urządzeniach cyfrowych i innych. Parametry układów przemiany częstotliwości z pętlą PLL są na ogół korzystniejsze niż parametry układów konwencjonalnych[1].

Najprostszy układ PLL składa się z:

Sygnał wysokiej częstotliwości generowany przez VCO jest sygnałem na wyjściu całego urządzenia. Jednocześnie podawany jest do pętli sprzężenia zwrotnego, w której zwykle następuje dzielenie jego częstotliwości tak, aby była równa częstotliwości sygnału referencyjnego. Dzięki temu różnica faz obu sygnałów - uzyskana w detektorze fazy - po przejściu przez filtr steruje generatorem VCO, korygując jego częstotliwość.

Remove ads

Przypisy

Loading content...

Bibliografia

Loading content...
Loading related searches...

Wikiwand - on

Seamless Wikipedia browsing. On steroids.

Remove ads