![cover image](https://wikiwandv2-19431.kxcdn.com/_next/image?url=https://upload.wikimedia.org/wikipedia/commons/thumb/9/95/XC68020_bottom_p1160085.jpg/640px-XC68020_bottom_p1160085.jpg&w=640&q=50)
Pin grid array
De Wikipedia, la enciclopedia encyclopedia
La matriz de rejilla de pines[1][2] o PGA (del inglés pin grid array) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips.
![Thumb image](http://upload.wikimedia.org/wikipedia/commons/thumb/9/95/XC68020_bottom_p1160085.jpg/640px-XC68020_bottom_p1160085.jpg)
También se denomina de la misma forma a la cápsula o empaquetado de los circuitos integrados (IC). Su alineación de pines se presenta en forma vertical y horizontal.
Originalmente PGA es el zócalo clásico para la inserción en una placa base de un microprocesador. Fue usado para procesadores como: Intel 80386 e Intel 80486.